Diferencia entre revisiones de «Relevamiento Grupo 2»
(Página creada con '== NVIDIA Tegra 2: == '''NVIDIA® Tegra™ 2''' es el procesador móvil más avanzado del mundo. Cuenta con la primera CPU de doble núcleo móvil del mundo para ofrecer una na...') |
(→Sero: links) |
||
Línea 66: | Línea 66: | ||
! Núcleo | ! Núcleo | ||
! Características | ! Características | ||
− | ! Cache (I/D)/ | + | ! Cache (I/D)/MMU |
− | ! | + | ! Millones de instrucciones por segundo(MIPS) efectivos @ MHz |
! Campos de Aplicación | ! Campos de Aplicación | ||
|- | |- | ||
Línea 76: | Línea 76: | ||
|Nulo | |Nulo | ||
| | | | ||
− | | | + | |ARM Evaluation System segundo procesador para [[BBC Micro]] |
|- | |- | ||
! rowspan=2 | ARM2 | ! rowspan=2 | ARM2 | ||
Línea 83: | Línea 83: | ||
|Añadida instrucción MUL (multiplicar) | |Añadida instrucción MUL (multiplicar) | ||
|Nulo | |Nulo | ||
− | |4 MIPS @ 8 MHz<br />0.33 | + | |4 MIPS @ 8 MHz<br />0.33 DMIPS/MHz |
− | | | + | |Acorn Archimedes, Chessmachine |
|- | |- | ||
|ARMv2a (obsoleto) | |ARMv2a (obsoleto) | ||
Línea 91: | Línea 91: | ||
|Nulo, MEMC1a | |Nulo, MEMC1a | ||
|7 MIPS @ 12 MHz | |7 MIPS @ 12 MHz | ||
− | | | + | |Acorn Archimedes |
|- | |- | ||
!ARM3 | !ARM3 | ||
Línea 99: | Línea 99: | ||
|4K unificados | |4K unificados | ||
|12 MIPS @ 25 MHz<br />0.50 DMIPS/MHz | |12 MIPS @ 25 MHz<br />0.50 DMIPS/MHz | ||
− | | | + | |Acorn Archimedes |
|- | |- | ||
! rowspan=3 | ARM6 | ! rowspan=3 | ARM6 | ||
Línea 107: | Línea 107: | ||
|Nulo | |Nulo | ||
|10 MIPS @ 12 MHz | |10 MIPS @ 12 MHz | ||
− | | | + | |3DO Interactive Multiplayer, Zarlink GPS Receiver |
|- | |- | ||
|ARM600 | |ARM600 | ||
Línea 119: | Línea 119: | ||
|4K unificados | |4K unificados | ||
|17 MIPS @ 20 MHz<br />0.65 DMIPS/MHz | |17 MIPS @ 20 MHz<br />0.65 DMIPS/MHz | ||
− | + | |Acorn Risc PC 600, Apple Newton Serie 100 | |
|- | |- | ||
− | !rowspan=6 | | + | !rowspan=6 | ARM7 |
|rowspan=6 | ARMv3 (obsoleto) | |rowspan=6 | ARMv3 (obsoleto) | ||
|ARM700 | |ARM700 | ||
| | | | ||
− | |8 | + | |8 KB unificados |
|40 MHz | |40 MHz | ||
− | + | |Acorn Risc PC prototipo de CPU card | |
|- | |- | ||
|ARM710 | |ARM710 | ||
Línea 133: | Línea 133: | ||
|8 KB unificados | |8 KB unificados | ||
|40 MHz | |40 MHz | ||
− | + | |Acorn Risc PC 700 | |
|- | |- | ||
|ARM710a | |ARM710a | ||
Línea 139: | Línea 139: | ||
|8 KB unificados | |8 KB unificados | ||
|40 MHz<br />0.68 DMIPS/MHz | |40 MHz<br />0.68 DMIPS/MHz | ||
− | + | |Acorn Risc PC 700, Apple eMate 300 | |
|- | |- | ||
|ARM7100 | |ARM7100 | ||
− | |Como ARM710a, | + | |Como ARM710a, SoC integrado. |
|8 KB unificados | |8 KB unificados | ||
|18 MHz | |18 MHz | ||
− | + | |Psion Series 5 | |
|- | |- | ||
|ARM7500 | |ARM7500 | ||
Línea 151: | Línea 151: | ||
|4 KB unificados | |4 KB unificados | ||
|40 MHz | |40 MHz | ||
− | | | + | |Acorn A7000 |
|- | |- | ||
|ARM7500FE | |ARM7500FE | ||
Línea 157: | Línea 157: | ||
|4 KB unificados | |4 KB unificados | ||
|56 MHz<br />0.73 DMIPS/MHz | |56 MHz<br />0.73 DMIPS/MHz | ||
− | + | |Acorn A7000+ Network Computer | |
|- | |- | ||
− | ! rowspan=5 | | + | ! rowspan=5 | ARM7TDMI |
| rowspan=4 | ARMv4T | | rowspan=4 | ARMv4T | ||
|ARM7TDMI(-S) | |ARM7TDMI(-S) | ||
Línea 165: | Línea 165: | ||
|nulo | |nulo | ||
|15 MIPS @ 16.8 MHz<br />63 DMIPS @ 70 MHz | |15 MIPS @ 16.8 MHz<br />63 DMIPS @ 70 MHz | ||
− | | | + | |Game Boy Advance, Nintendo DS, Apple iPod, Lego NXT, Atmel AT91SAM7, Juice Box, NXP Semiconductors LPC2000 and [http://www.standardics.nxp.com/products/lh7/ LH754xx], Actel's [http://www.actel.com/products/mpu/coremp7/ CoreMP7] |
|- | |- | ||
|ARM710T | |ARM710T | ||
Línea 171: | Línea 171: | ||
|8 KB unificados, MMU | |8 KB unificados, MMU | ||
|36 MIPS @ 40 MHz | |36 MIPS @ 40 MHz | ||
− | + | |Psion Series 5mx, Psion Revo/Revo Plus/Diamond Mako | |
|- | |- | ||
|ARM720T | |ARM720T | ||
Línea 177: | Línea 177: | ||
|8 KB unificados, MMU con FCSE | |8 KB unificados, MMU con FCSE | ||
|60 MIPS @ 59.8 MHz | |60 MIPS @ 59.8 MHz | ||
− | | | + | |Zipit Wireless Messenger, NXP Semiconductors [http://www.standardics.nxp.com/products/lh7/ LH7952x] |
|- | |- | ||
|ARM740T | |ARM740T | ||
Línea 192: | Línea 192: | ||
| | | | ||
|- | |- | ||
− | ! rowspan=3 | | + | ! rowspan=3 | StrongARM |
| rowspan=3 | ARMv4 | | rowspan=3 | ARMv4 | ||
|SA-110 | |SA-110 | ||
Línea 198: | Línea 198: | ||
|16 KB/16 KB, MMU | |16 KB/16 KB, MMU | ||
|203 MHz<br />1.0 DMIPS/MHz | |203 MHz<br />1.0 DMIPS/MHz | ||
− | | | + | |Apple Newton serie 2x00 , Acorn Risc PC, Rebel/Corel Netwinder, Chalice CATS |
|- | |- | ||
|SA-1100 | |SA-1100 | ||
Línea 204: | Línea 204: | ||
|16 KB/8 KB, MMU | |16 KB/8 KB, MMU | ||
|203 MHz | |203 MHz | ||
− | | | + | |Psion netBook |
|- | |- | ||
|SA-1110 | |SA-1110 | ||
Línea 210: | Línea 210: | ||
|16 KB/8 KB, MMU | |16 KB/8 KB, MMU | ||
|206 MHz | |206 MHz | ||
− | | | + | |LART (computer), Intel Assabet, Ipaq H36x0, Balloon2, Zaurus SL-5x00, HP Jornada 7xx, Jornada 560 series, Palm Zire 31 |
|- | |- | ||
! ARM8 | ! ARM8 | ||
| ARMv4 | | ARMv4 | ||
− | | ARM810 | + | | ARM810[http://www.hotchips.org/archives/hc8/2_Mon/HC8.S4/HC8.4.1.pdf "ARM810 – Dancing to the Beat of a Different Drum"] ARM Holdings presentation at Hot Chips 1996-08-07. |
|Segmentación de 5 fases, predilección de salto estático, memoria de doble ancho de banda | |Segmentación de 5 fases, predilección de salto estático, memoria de doble ancho de banda | ||
| 8 KB unificados, MMU | | 8 KB unificados, MMU | ||
| 84 MIPS @ 72 MHz<br />1.16 DMIPS/MHz | | 84 MIPS @ 72 MHz<br />1.16 DMIPS/MHz | ||
− | + | | Acorn Risc PC prototipo de CPU card | |
|- | |- | ||
− | ! rowspan=4 | + | ! rowspan=4 | ARM9TDMI |
| rowspan=4 | ARMv4T | | rowspan=4 | ARMv4T | ||
|ARM9TDMI | |ARM9TDMI | ||
Línea 230: | Línea 230: | ||
|ARM920T | |ARM920T | ||
|ARM9TDMI, caché | |ARM9TDMI, caché | ||
− | |16 KB/16 KB, MMU con FCSE (Fast Context Switch Extension) | + | |16 KB/16 KB, MMU con FCSE (Fast Context Switch Extension)[http://infocenter.arm.com/help/topic/com.arm.doc.ddi0151c/I47491.html Register 13, FCSE PID register] ARM920T Technical Reference Manual |
|200 MIPS @ 180 MHz | |200 MIPS @ 180 MHz | ||
− | | | + | |Armadillo, Atmel AT91SAM9, GP32, GP2X (primer núcleo), Tapwave Zodiac (Motorola i. MX1), Hewlett-Packard Calculadoras HP-49/50 , Sun SPOT, Cirrus Logic EP9302, EP9307, EP9312, EP9315, Samsung S3C2442 (HTC TyTN, FIC Neo FreeRunner{{cita web |url=http://wiki.openmoko.org/wiki/Neo1973:_GTA01Bv4_versus_GTA02_comparison |título=Neo1973: GTA01Bv4 versus GTA02 comparison |fechaacceso=15-11-2007}}), Samsung S3C2410 (Dispositivos de navegación [[TomTom]]){{cita web |url=http://elinux.org/S3C2410 |título=S3C2410 |fechaacceso=13-01-2010}} |
|- | |- | ||
|ARM922T | |ARM922T | ||
Línea 238: | Línea 238: | ||
|8 KB/8 KB, MMU | |8 KB/8 KB, MMU | ||
| | | | ||
− | | | + | |NXP Semiconductors [http://www.standardics.nxp.com/products/lh7a/ LH7A40x] |
|- | |- | ||
|ARM940T | |ARM940T | ||
Línea 244: | Línea 244: | ||
|4 KB/4 KB, MPU | |4 KB/4 KB, MPU | ||
| | | | ||
− | | | + | |GP2X (segundo núcleo), Meizu M6 Mini Player{{cita web |url=http://www.rockbox.org/twiki/bin/view/Main/SamsungSA58|título=Rockbox Samsung SA58xxx series |fechaacceso=22-02-2008}}{{cita web |url=http://www.rockbox.org/twiki/bin/view/Main/MeizuM6Port |título=Rockbox Meizu M6 Port – Hardware Information |fechaacceso=22-02-2008}} |
|- | |- | ||
− | ! rowspan=5 | | + | ! rowspan=5 | ARM9E |
| rowspan=3 | ARMv5TE | | rowspan=3 | ARMv5TE | ||
|ARM946E-S | |ARM946E-S | ||
Línea 252: | Línea 252: | ||
|variables, memoria estrechamente acoplada, MPU | |variables, memoria estrechamente acoplada, MPU | ||
| | | | ||
− | | | + | |Nintendo DS, Nokia N-Gage, Canon PowerShot A470, Canon EOS 5D Mark II,[http://magiclantern.wikia.com/wiki/Datasheets] Conexant 802.11 chips, Samsung S5L2010 |
|- | |- | ||
|ARM966E-S | |ARM966E-S | ||
Línea 258: | Línea 258: | ||
|sin caché, TCMs | |sin caché, TCMs | ||
| | | | ||
− | + | |ST Micro STR91xF, integra Ethernet{{cita web|url=http://mcu.st.com/mcu/modules.php?name=mcu&file=devicedocs&DEV=STR912FW44&FAM=101 |título=STR9 – STR912 – STR912FW44 microcontroller – documents and files download page |editorial=Mcu.st.com |fecha= |fechaacceso=18-04-2009}} | |
|- | |- | ||
|ARM968E-S | |ARM968E-S | ||
Línea 264: | Línea 264: | ||
|sin caché, TCMs | |sin caché, TCMs | ||
| | | | ||
− | | | + | |NXP Semiconductors [http://www.standardics.nxp.com/products/lpc2000/lpc29xx/ LPC2900] |
|- | |- | ||
|ARMv5TEJ | |ARMv5TEJ | ||
Línea 271: | Línea 271: | ||
|variables, TCMs, MMU | |variables, TCMs, MMU | ||
|220 MIPS @ 200 MHz, | |220 MIPS @ 200 MHz, | ||
− | |Teléfonos móviles: | + | |Teléfonos móviles: Sony Ericsson (K, W series); Siemens y Benq (serie x65 y posterior); LG Arena; Texas Instruments OMAP1710, OMAP1610, OMAP1611, OMAP1612, OMAP-L137, OMAP-L138; Qualcomm MSM6100, MSM6125, MSM6225, MSM6245, MSM6250, MSM6255A, MSM6260, MSM6275, MSM6280, MSM6300, MSM6500, MSM6800; Freescale i.MX21, i.MX27, Atmel AT91SAM9, NXP Semiconductors [http://www.standardics.nxp.com/products/lpc3000/ LPC3000], GPH Wiz, NEC C10046F5-211-PN2-A SoC – núcleo en la ATi Hollywood GPU usada en la Wii,[http://wiibrew.org/wiki/Starlet Starlet]. Samsung S3C2412 usado en Squeezebox Duet's Controller. Squeezebox Radio; NeoMagic MiMagic Family MM6, MM6+, MM8, MTV; Buffalo TeraStation Live (NAS); Telechips TCC7801, TCC7901;ZiiLABS' ZMS-05 SoC; Western Digital MyBook "I World Edition"; Rockchip RK2806 y RK2808. |
|- | |- | ||
|ARMv5TE | |ARMv5TE | ||
Línea 299: | Línea 299: | ||
|variable, MMU o MPU | |variable, MMU o MPU | ||
| | | | ||
− | |Western Digital | + | |Western Digital MyBook "II World Edition";Conexant so4610 y so4615 ADSL SoC |
|- | |- | ||
− | ! rowspan=18 | | + | ! rowspan=18 | XScale |
| rowspan=18 | ARMv5TE | | rowspan=18 | ARMv5TE | ||
|80200/IOP310/IOP315 | |80200/IOP310/IOP315 | ||
Línea 318: | Línea 318: | ||
| | | | ||
| | | | ||
− | |600 | + | |600 BogoMips @ 600 MHz |
− | | | + | |Iyonix |
|- | |- | ||
|IOP33x | |IOP33x | ||
Línea 337: | Línea 337: | ||
| | | | ||
|PXA210: 133 y 200 MHz, PXA250: 200, 300, and 400 MHz | |PXA210: 133 y 200 MHz, PXA250: 200, 300, and 400 MHz | ||
− | | | + | |Zaurus SL-5600, iPAQ H3900, Sony CLIÉ NX60, NX70V, NZ90 |
|- | |- | ||
|PXA255 | |PXA255 | ||
| | | | ||
|32KB/32KB, MMU | |32KB/32KB, MMU | ||
− | |400 BogoMips @ 400 MHz; 371–533 MIPS @ 400 MHz | + | |400 BogoMips @ 400 MHz; 371–533 MIPS @ 400 MHz{{cita web|url=http://www.albatross-uav.org/index.php/Benchmarks |título=Benchmarks – Albatross |editorial=Albatross-uav.org |fecha=18-06-2005 |fechaacceso=18-04-2009}} |
− | + | |Gumstix basix & connex, Palm Tungsten E2, Zaurus SL-C860, Mentor Ranger & Stryder, iRex ILiad | |
|- | |- | ||
|PXA263 | |PXA263 | ||
Línea 349: | Línea 349: | ||
| | | | ||
|200, 300 y 400 MHz | |200, 300 y 400 MHz | ||
− | | | + | |Sony CLIÉ NX73V, NX80V |
|- | |- | ||
|PXA26x | |PXA26x | ||
Línea 355: | Línea 355: | ||
| | | | ||
|default 400 MHz, más de 624 MHz | |default 400 MHz, más de 624 MHz | ||
− | + | |Palm Tungsten T3 | |
|- | |- | ||
|PXA27x | |PXA27x | ||
Línea 361: | Línea 361: | ||
|32 KB/32 KB, MMU | |32 KB/32 KB, MMU | ||
|800 MIPS @ 624 MHz | |800 MIPS @ 624 MHz | ||
− | + | |Gumstix verdex,[http://www.keith-koep.com/produkte/xscale-arm-embedded/trizeps4-pxa270-e.html "Trizeps-Modules"] PXA270 COM, HTC Universal, HP hx4700, Zaurus SL-C1000, 3000, 3100, 3200, Dell Axim x30, x50, and x51 series, Motorola Q, Balloon3, Trolltech Greenphone, Palm TX(312MHz), Motorola Ezx Platform A728, A780, A910, A1200, E680, E680i, E680g, E690, E895, Rokr E2, Rokr E6, Fujitsu Siemens LOOX N560, Toshiba Portégé G500, Trēo 650-755p, Zipit Z2, HP iPaq 614c Business Navigator. | |
|- | |- | ||
|PXA800(E)F | |PXA800(E)F | ||
Línea 411: | Línea 411: | ||
|[[NSLU2]] IXP460/IXP465 | |[[NSLU2]] IXP460/IXP465 | ||
|- | |- | ||
− | !rowspan=4 | | + | !rowspan=4 | ARM11 |
|ARMv6 | |ARMv6 | ||
− | |ARM1136J(F)-S | + | |ARM1136J(F)-S{{cita web|url=http://www.arm.com/products/CPUs/ARM1136JF-S.html |título=ARM1136J(F)-S – ARM Processor |editorial=Arm.com |fecha= |fechaacceso=18-04-2009}} |
− | |Segmentación de 8 etapas, | + | |Segmentación de 8 etapas, SIMD, Thumb, Jazelle DBX, (VFP), Mejora de instrucciones DSP |
|variable, MMU | |variable, MMU | ||
|740 @ 532–665 MHz (i.MX31 SoC), 400–528 MHz | |740 @ 532–665 MHz (i.MX31 SoC), 400–528 MHz | ||
− | |Texas Instruments | + | |Texas Instruments OMAP2420 (Nokia E90, Nokia N93, Nokia N95, Nokia N82), Zune, BUGbase[http://www.buglabs.net/], Nokia N800, Nokia N810, Qualcomm MSM7200 (con coprocesador ARM926EJ-S@274 MHz, usado en Eten Glofiish, HTC TyTN II, HTC Nike), Freescale i.MX31 (del Zune original de 30 GB, Toshiba Gigabeat S y Kindle DX), Freescale MXC300-30 (Nokia E63, Nokia E71, Nokia 5800, Nokia E51, Nokia 6700 Classic, Nokia 6120 Classic, Nokia 6210 Navigator, Nokia 6220 Classic, Nokia 6290, Nokia 6710 Navigator, Nokia 6720 Classic, Nokia E75, Nokia N97, Nokia N81), Qualcomm MSM7201A visto en los HTC Dream, HTC Magic, Motorola Z6, HTC Hero, & Samsung SGH-i627 (Propel Pro), Qualcomm MSM7227 usado en ZTE Link,{{cita web|url=http://xi0.info/qualcomm-chips-kernel-arm-phones_7000.html |título=Qualcomm chips kernel ARM - from phones to laptops |editorial=xi0.info |fecha= |fechaacceso=08-05-2010}}{{cita web|url=http://pdadb.net/index.php?m=cpu&id=a7227&c=qualcomm_msm7227 |título=Qualcomm MSM7227 RISC Chipset |editorial=pdadb.net |fecha= |fechaacceso=08-05-2010}} |
|- | |- | ||
|ARMv6T2 | |ARMv6T2 | ||
|ARM1156T2(F)-S | |ARM1156T2(F)-S | ||
− | |Segmentación de 9 etapas, | + | |Segmentación de 9 etapas, SIMD, Thumb-2, (VFP), Mejora de instrucciones DSP |
|variable, MPU | |variable, MPU | ||
| | | | ||
Línea 431: | Línea 431: | ||
|variable, MMU+TrustZone | |variable, MMU+TrustZone | ||
| | | | ||
− | + | |Apple iPhone (EDGE y 3G), Apple iPod touch (1ra y 2da generación), Conexant CX2427X, Motorola RIZR Z8, Motorola RIZR Z10, NVIDIA GoForce 6100;{{cita web|url=http://www.nvidia.com/page/goforce_6100.html |título=GoForce 6100 |editorial=Nvidia.com |fecha= |fechaacceso=18-04-2009}} Telechips TCC9101, TCC9201, TCC8900, [[Fujitsu MB86H60]], Samsung S3C6410 (ej. [[Samsung Omnia II]], [[Samsung Moment]], [[SmartQ 5]]), S3C6430{{cita web|url=http://www.samsung.com/global/business/semiconductor/productInfo.do?fmly_id=229&partnum=S3C6410 |título=Samsung S3C6410 and S3C6430 Series ARM Proccessors |editorial=Samsung |fecha= |fechaacceso=08-10-2009}}, y el Qualcomm MSM7627 visto en el Palm Pixi y el Motorola Calgary/Devour | |
|- | |- | ||
|ARMv6K | |ARMv6K | ||
Línea 444: | Línea 444: | ||
! Núcleo | ! Núcleo | ||
! Características | ! Características | ||
− | ! Caché (I/D)/ | + | ! Caché (I/D)/MMU |
− | ! | + | ! MIPS efectivos @ MHz |
! Campo de aplicación | ! Campo de aplicación | ||
|- | |- | ||
Línea 454: | Línea 454: | ||
|variable (L1), MMU+TrustZone | |variable (L1), MMU+TrustZone | ||
|Más de 1500 (1.5 DMIPS/MHz) | |Más de 1500 (1.5 DMIPS/MHz) | ||
− | |"Sparrow" (nombre en clave)<ref name=eetimes-A5>{{cita web |apellido=Merrit |nombre=Rick|url=http://www.eetimes.com/showArticle.jhtml?articleID=220700447 |título="ARM stretches out with A5 core, graphics, FPGAs" |editorial=[[EE Times]] |fecha=21-10-2009 |fechaacceso=28-10-2009}} | + | |"Sparrow" (nombre en clave)<ref name=eetimes-A5>{{cita web |apellido=Merrit |nombre=Rick|url=http://www.eetimes.com/showArticle.jhtml?articleID=220700447 |título="ARM stretches out with A5 core, graphics, FPGAs" |editorial=[[EE Times]] |fecha=21-10-2009 |fechaacceso=28-10-2009}}<ref name="swift-sparrow">{{cita web|apellido=Clarke |nombre=Peter |url=http://www.eetimes.com/news/semi/rss/showArticle.jhtml?articleID=213000665&cid=RSSfeed_eetimes_semiRSS |título=ARM tips plans for Swift and Sparrow processor cores|editorial=[[EE Times]] |fecha=03-02-2009 |fechaacceso=18-04-2009 }}<ref name="pcmag-mwc09">{{cita web |apellido=Segan |nombre=Sascha |url=http://www.pcmag.com/article2/0,2817,2341032,00.asp |título=ARM's Multicore Chips Aim for Netbooks |editorial=[[PC Magazine]] |fecha=09-04-2009 |fechaacceso=18-04-2009}} |
|- | |- | ||
|Cortex-A8 | |Cortex-A8 | ||
Línea 460: | Línea 460: | ||
|variable (L1+L2), MMU+TrustZone | |variable (L1+L2), MMU+TrustZone | ||
|Más de 2000 (2.0 DMIPS/MHz de reloj desde 600 MHz hasta más de 1 GHz) | |Más de 2000 (2.0 DMIPS/MHz de reloj desde 600 MHz hasta más de 1 GHz) | ||
− | |Texas Instruments | + | |Texas Instruments serie OMAP3xxx, SBM7000, Oregon State University OSWALD, Gumstix Overo Earth, Pandora, Apple iPhone 3GS, Apple iPod touch (3rd Generation), Apple iPad (SoCApple A4), Apple iPhone 4 (Soc Apple A4 , fabricado por Samsung e Intrensity), Archos 5, FreeScale i.MX51-SOC, BeagleBoard, Motorola Milestone, Motorola Milestone X, Palm Pre, Samsung Omnia HD, Samsung Wave S8500 (Hummingbird), Samsung i9000 Galaxy S (Hummingbird), Sony Ericsson Satio, Touch Book, Nokia N900, Meizu M9, ZiiLABS ZMS-08 SoC. |
|- | |- | ||
|Qualcomm Scorpion | |Qualcomm Scorpion | ||
Línea 466: | Línea 466: | ||
|variable (L1+L2), MMU+TrustZone | |variable (L1+L2), MMU+TrustZone | ||
|Más de 2000 (2.0 DMIPS/MHz de reloj desde 1 GHz hasta más de 1,5 GHz dual core) | |Más de 2000 (2.0 DMIPS/MHz de reloj desde 1 GHz hasta más de 1,5 GHz dual core) | ||
− | | | + | |Toshiba TG01, HTC Desire, Google Nexus One, HTC EVO 4G, HTC Incredible, HTC Scorpion, HTC HD2, HTC HD7 |
|- | |- | ||
|Cortex-A9 | |Cortex-A9 | ||
Línea 473: | Línea 473: | ||
|2.5 DMIPS/MHz | |2.5 DMIPS/MHz | ||
|- | |- | ||
− | | | + | |Cortex-A9 MPCore |
|Cortex-A9, 1–4 núcleos SMP | |Cortex-A9, 1–4 núcleos SMP | ||
|MMU+TrustZone | |MMU+TrustZone | ||
|10,000 DMIPS @ 2 GHz optimizados en TSMC 40G (Doble núcleo) (2.5 DMIPS/MHz por núcleo)<!-- http://www.arm.com/products/processors/cortex-a/cortex-a9.php?tab=Rendimiento --> | |10,000 DMIPS @ 2 GHz optimizados en TSMC 40G (Doble núcleo) (2.5 DMIPS/MHz por núcleo)<!-- http://www.arm.com/products/processors/cortex-a/cortex-a9.php?tab=Rendimiento --> | ||
− | |Texas Instruments | + | |Texas Instruments OMAP4430/4440, ST-Ericsson U8500, Nvidia Tegra2, Qualcomm Snapdragon 8X72 PlayStation Vita |
|- | |- | ||
|ARMv7-R | |ARMv7-R | ||
Línea 483: | Línea 483: | ||
|Perfil Embebido, Thumb-2, (FPU) | |Perfil Embebido, Thumb-2, (FPU) | ||
|variable caché, MPU opcional | |variable caché, MPU opcional | ||
− | |600 | + | |600 DMIPS @ 475 MHz |
− | | | + | |Broadcom, TMS570 from Texas Instruments |
|- | |- | ||
|ARMv7-ME | |ARMv7-ME | ||
− | | | + | |Cortex-M4 (nombre en clave "Merlin")<ref name="merlin">{{cita web |apellido=Benz |nombre=Benjamin |url=http://www.heise.de/newsticker/meldung/Cortex-Nachwuchs-bei-ARM-936412.html |título=Cortex Nachwuchs bei ARM |editorial=[[Heise.de]] |fecha=02-02-2010 |fechaacceso=03-05-2010 }} |
|Perfil microcontrolador, Thumb y Thumb-2, FPU. MAC, SIMD e instrucciones divididas. | |Perfil microcontrolador, Thumb y Thumb-2, FPU. MAC, SIMD e instrucciones divididas. | ||
|MPU opcional. | |MPU opcional. | ||
Línea 498: | Línea 498: | ||
|sin caché, MPU opcional. | |sin caché, MPU opcional. | ||
|125 DMIPS @ 100 MHz | |125 DMIPS @ 100 MHz | ||
− | | | + | |Texas Instruments [http://focus.ti.com/mcu/docs/mculuminaryprodoverview.tsp?sectionId=95&tabId=2486&familyId=1755&DCMP=Luminary&HQS=Other+OT+stellaris Stellaris] microcontroller family, ST Microelectronics [http://mcu.st.com STM32], NXP Semiconductors [http://www.standardics.nxp.com/products/lpc1000/lpc17xx/ LPC1700], Toshiba [http://www.toshiba.com/taec/news/press_releases/2008/mcus_08_542.jsp TMPM330FDFG], Ember's EM3xx Series, Atmel AT91SAM3, Europe Technologies [http://www.europe-technologies.com/easyBCU.php EasyBCU], Energy Micro's EFM32, Actel's [http://www.actel.com/products/SmartFusion/default.aspx SmartFusion] |
|- | |- | ||
|rowspan=2 |ARMv6-M | |rowspan=2 |ARMv6-M | ||
− | |Cortex-M0 (nombre en clave "Swift")<ref name="swift">{{cita web |apellido=Clarke |nombre=Peter |url= http://www.eetimes.com/news/design/rss/showArticle.jhtml?articleID=214502333 |título=ARM preps tiny core for low-power microcontrollers |editorial= | + | |Cortex-M0 (nombre en clave "Swift")<ref name="swift">{{cita web |apellido=Clarke |nombre=Peter |url= http://www.eetimes.com/news/design/rss/showArticle.jhtml?articleID=214502333 |título=ARM preps tiny core for low-power microcontrollers |editorial= EE Times |fecha=23-02-2009 |fechaacceso=30-11-2009 }} |
|Perfil microcontrolador, Thumb-2 subset (instrucciones 16-bit Thumb & BL, MRS, MSR, ISB, DSB, and DMB). | |Perfil microcontrolador, Thumb-2 subset (instrucciones 16-bit Thumb & BL, MRS, MSR, ISB, DSB, and DMB). | ||
|Sin caché. | |Sin caché. | ||
|0.9 DMIPS/MHz | |0.9 DMIPS/MHz | ||
− | | | + | |NXP Semiconductors [http://www.standardics.nxp.com/products/lpc1000/lpc11xx/ NXP LPC1100],<ref name="swift-nxp">{{cita web |apellido=Walko |nombre=John |url= http://www.eetimes.com/news/design/rss/showArticle.jhtml?articleID=216200026 |título=NXP first to demo ARM Cortex-M0 silicon |editorial= EE Times |fecha=23-03-2009 |fechaacceso=29-06-2009 }} Triad Semiconductor,http://www.triadsemi.com/services/arm-powered-vcas/ [[Melfas]],[http://www.electronicsweekly.com/Articles/2009/06/10/46252/cortex-m0-used-in-low-power-touch-controller.htm Cortex-M0 used in low power touch controller] Chungbuk Technopark,http://www.design-reuse.com/news/22137/arm-cortex-m0-processor.html [[Nuvoton]],http://translate.google.co.uk/translate?hl=en&sl=zh-TW&u=http://www.nuvoton.com/hq/enu/NewsAndEvents/News/MediaCoverage/20091005.htm austriamicrosystems,http://www10.edacafe.com/nbc/articles/view_article.php?articleid=752000 [[Rohm]]http://www.arm.com/about/newsroom/rohm-licenses-arm-cortex-m0-processor.php |
|- | |- | ||
| | | | ||
Línea 511: | Línea 511: | ||
|FPGA targeted, Microcontroller profile, Thumb-2 subset (instrucciones 16-bit Thumb & BL, MRS, MSR, ISB, DSB, and DMB). | |FPGA targeted, Microcontroller profile, Thumb-2 subset (instrucciones 16-bit Thumb & BL, MRS, MSR, ISB, DSB, and DMB). | ||
|Sin | |Sin | ||
− | |Más de 136 DMIPS @ 170 MHz | + | |Más de 136 DMIPS @ 170 MHz[http://www.arm.com/news/17017.html "ARM Extends Cortex Family with First Processor Optimized for FPGA"], ARM press release, March 19, 2007. Retrieved April 11, 2007. (0.8 DMIPS/MHz,[http://www.arm.com/products/CPUs/ARM_Cortex-M1.html "ARM Cortex-M1"], ARM product website. Retrieved April 11, 2007. MHz achievable FPGA-dependent) |
|[http://www.actel.com/products/mpu/CortexM1/default.aspx Actel ProASIC3, ProASIC3L, IGLOO and Fusion PSC devices], [http://www.arm.com/fpga/ Altera Cyclone III], otros productos FPGA están soportados, por ejemplo: [http://www.synplicity.com/partners/readyip/ Synplicity] | |[http://www.actel.com/products/mpu/CortexM1/default.aspx Actel ProASIC3, ProASIC3L, IGLOO and Fusion PSC devices], [http://www.arm.com/fpga/ Altera Cyclone III], otros productos FPGA están soportados, por ejemplo: [http://www.synplicity.com/partners/readyip/ Synplicity] | ||
− | + | [http://www.arm.com/news/17017.html ARM Extends Cortex Family with First Processor Optimized for FPGA<!-- Bot generated title -->]. | |
|- | |- | ||
! Familia | ! Familia | ||
Línea 519: | Línea 519: | ||
! Núcleo | ! Núcleo | ||
! Características | ! Características | ||
− | ! Caché (I/D)/ | + | ! Caché (I/D)/MMU |
− | ! | + | ! MIPS efectivos @ MHz |
! Campo de Aplicación | ! Campo de Aplicación | ||
|} | |} | ||
Referencias: http://es.wikipedia.org/wiki/ARM | Referencias: http://es.wikipedia.org/wiki/ARM |
Revisión del 16:14 21 jun 2011
NVIDIA Tegra 2:
NVIDIA® Tegra™ 2 es el procesador móvil más avanzado del mundo. Cuenta con la primera CPU de doble núcleo móvil del mundo para ofrecer una navegación en la Web con hasta el doble de la velocidad.
CPU de doble núcleo ARM Cortex-A9 GPU GeForce con ULP ("ultra low power" o consumo ultra reducido de energía)
Especificaciones:
Procesador: CPU Dual-Core ARM Cortex A9 Frequency 1 GHz, per core L2 Cache 1 MB L1 Cache (I/D) (32KB / 32KB) per core
Referencia: http://arg.nvidia.com/object/tegra-2-la.html
Apple A4:
El Apple A4 es un System on chip, que integra un microprocesador basado en la arquitectura ARM; y una GPU PowerVR 535 en un mismo encapsulado.
Procesador: CPU ARM v7: Cortex A8 Frequency 1 GHz
Referencia: http://es.wikipedia.org/wiki/Apple_A4
Snapdragon
Snapdragon es una plataforma ARM desarrollada por Qualcomm para dispositivos móviles. Su diseño responde a las necesidades de uso de ordenador en tiempo real, en cualquier lugar, y con una duración de batería equivalente a una jornada.
El más reciente chip QSD8672,usa tecnología de 45 nm e incluye dos núcleos corriendo hasta un máximo de 1.5GHz. QSD8672 va a ser empleado en dispositivos smartphone e incluye HSPA+ integrado, GPS, Bluetooth, grabación y reproducción de video de alta definición, Wi-Fi y tecnologías de TV móvil (MediaFLO, DVB-H y ISDB-T).1
El primer MID que va a usar Snapdragon a 1GHz es el smartphone TG01.2
Qualcomm asegura que su arquitectura será capaz de gestionar pantallas de hasta 12" con una resolución de hasta 1440x900 pixels (WSXGA).3
Referencias: http://es.wikipedia.org/wiki/Snapdragon_%28procesador%29
Intel Atom
Intel® Atom™ es el nombre de una línea de microprocesadores x86 y x86-64 de Intel, anteriormente denominados Silverthorne/Diamondville. Están diseñados para un proceso de fabricación de 45 nm CMOS y destinados a utilizarse en dispositivos móviles de Internet (MID, por sus siglas en inglés), Ultra-portátiles, Teléfonos inteligentes, y otros portátiles de baja potencia y aplicaciones.
Procesador:
CPU Intel® Atom™
Frequency 800 MHz a 2,0 GHz
Velocidad de
FSB 533 y 667 MT/s
Procesos 0,045 µm
Conjuto de
instrucciones x86, x86-64
Zócalo(s) 441-ball µFCBGA (Micro-FCBGA)
Núcleo(s) Silverthorne/Diamondville
Referencias: http://es.wikipedia.org/wiki/Intel_Atom
Procesadores ARM
Sero
Familia | Versión de Arquitectura | Núcleo | Características | Cache (I/D)/MMU | Millones de instrucciones por segundo(MIPS) efectivos @ MHz | Campos de Aplicación |
---|---|---|---|---|---|---|
ARM1 | ARMv1 (obsoleto) | ARM1 | Nulo | ARM Evaluation System segundo procesador para BBC Micro | ||
ARM2 | ARMv2 (obsoleto) | ARM2 | Añadida instrucción MUL (multiplicar) | Nulo | 4 MIPS @ 8 MHz 0.33 DMIPS/MHz |
Acorn Archimedes, Chessmachine |
ARMv2a (obsoleto) | ARM250 | Integrado MEMC (MMU), gráficos y un procesador de E / S. Añadidas instrucciones SWP y SWPB (swap). | Nulo, MEMC1a | 7 MIPS @ 12 MHz | Acorn Archimedes | |
ARM3 | ARMv2a (obsoleto) | ARM2a | Primera integración de una memoria caché en un ARM. | 4K unificados | 12 MIPS @ 25 MHz 0.50 DMIPS/MHz |
Acorn Archimedes |
ARM6 | ARMv3 (obsoleto) | ARM60 | Soporte de dirección de memoria de 32 bits (frente a los 26 bits) | Nulo | 10 MIPS @ 12 MHz | 3DO Interactive Multiplayer, Zarlink GPS Receiver |
ARM600 | Como ARM60, caché y un bus cooprocesador (para la unidad de coma flotante FPA10). | 4K unificados | 28 MIPS @ 33 MHz | |||
ARM610 | Como ARM60, caché, sin bus coprocesador. | 4K unificados | 17 MIPS @ 20 MHz 0.65 DMIPS/MHz |
Acorn Risc PC 600, Apple Newton Serie 100 | ||
ARM7 | ARMv3 (obsoleto) | ARM700 | 8 KB unificados | 40 MHz | Acorn Risc PC prototipo de CPU card | |
ARM710 | Como ARM700 | 8 KB unificados | 40 MHz | Acorn Risc PC 700 | ||
ARM710a | Como ARM700 | 8 KB unificados | 40 MHz 0.68 DMIPS/MHz |
Acorn Risc PC 700, Apple eMate 300 | ||
ARM7100 | Como ARM710a, SoC integrado. | 8 KB unificados | 18 MHz | Psion Series 5 | ||
ARM7500 | Como ARM710a, SoC integrado. | 4 KB unificados | 40 MHz | Acorn A7000 | ||
ARM7500FE | ARM7500, "FE" añadido un FPA y un controlador de memoria EDO. | 4 KB unificados | 56 MHz 0.73 DMIPS/MHz |
Acorn A7000+ Network Computer | ||
ARM7TDMI | ARMv4T | ARM7TDMI(-S) | Segmentación de 3 etapas, Thumb | nulo | 15 MIPS @ 16.8 MHz 63 DMIPS @ 70 MHz |
Game Boy Advance, Nintendo DS, Apple iPod, Lego NXT, Atmel AT91SAM7, Juice Box, NXP Semiconductors LPC2000 and LH754xx, Actel's CoreMP7 |
ARM710T | ARM7TDMI, caché | 8 KB unificados, MMU | 36 MIPS @ 40 MHz | Psion Series 5mx, Psion Revo/Revo Plus/Diamond Mako | ||
ARM720T | ARM7TDMI, caché | 8 KB unificados, MMU con FCSE | 60 MIPS @ 59.8 MHz | Zipit Wireless Messenger, NXP Semiconductors LH7952x | ||
ARM740T | ARM7TDMI, caché | MPU | ||||
ARMv5TEJ | ARM7EJ-S | Segmentación de 5 etapas, Thumb, Jazelle DBX, mejora de instruciones DSP | nulo | |||
StrongARM | ARMv4 | SA-110 | 16 KB/16 KB, MMU | 203 MHz 1.0 DMIPS/MHz |
Apple Newton serie 2x00 , Acorn Risc PC, Rebel/Corel Netwinder, Chalice CATS | |
SA-1100 | SA-110, SoC integrado | 16 KB/8 KB, MMU | 203 MHz | Psion netBook | ||
SA-1110 | SA-110, SoC integrado | 16 KB/8 KB, MMU | 206 MHz | LART (computer), Intel Assabet, Ipaq H36x0, Balloon2, Zaurus SL-5x00, HP Jornada 7xx, Jornada 560 series, Palm Zire 31 | ||
ARM8 | ARMv4 | ARM810"ARM810 – Dancing to the Beat of a Different Drum" ARM Holdings presentation at Hot Chips 1996-08-07. | Segmentación de 5 fases, predilección de salto estático, memoria de doble ancho de banda | 8 KB unificados, MMU | 84 MIPS @ 72 MHz 1.16 DMIPS/MHz |
Acorn Risc PC prototipo de CPU card |
ARM9TDMI | ARMv4T | ARM9TDMI | Segmentación de 5 fases, Thumb | nulo | ||
ARM920T | ARM9TDMI, caché | 16 KB/16 KB, MMU con FCSE (Fast Context Switch Extension)Register 13, FCSE PID register ARM920T Technical Reference Manual | 200 MIPS @ 180 MHz | Armadillo, Atmel AT91SAM9, GP32, GP2X (primer núcleo), Tapwave Zodiac (Motorola i. MX1), Hewlett-Packard Calculadoras HP-49/50 , Sun SPOT, Cirrus Logic EP9302, EP9307, EP9312, EP9315, Samsung S3C2442 (HTC TyTN, FIC Neo FreeRunnerPlantilla:Cita web), Samsung S3C2410 (Dispositivos de navegación TomTom)Plantilla:Cita web | ||
ARM922T | ARM9TDMI, cachés | 8 KB/8 KB, MMU | NXP Semiconductors LH7A40x | |||
ARM940T | ARM9TDMI, cachés | 4 KB/4 KB, MPU | GP2X (segundo núcleo), Meizu M6 Mini PlayerPlantilla:Cita webPlantilla:Cita web | |||
ARM9E | ARMv5TE | ARM946E-S | Thumb, mejora de instrucciones DSP, caché | variables, memoria estrechamente acoplada, MPU | Nintendo DS, Nokia N-Gage, Canon PowerShot A470, Canon EOS 5D Mark II,[1] Conexant 802.11 chips, Samsung S5L2010 | |
ARM966E-S | Thumb, Mejora de instrucciones DSP | sin caché, TCMs | ST Micro STR91xF, integra EthernetPlantilla:Cita web | |||
ARM968E-S | ARM966E-S | sin caché, TCMs | NXP Semiconductors LPC2900 | |||
ARMv5TEJ | ARM926EJ-S | Thumb, Jazelle DBX, Mejora de instrucciones DSP | variables, TCMs, MMU | 220 MIPS @ 200 MHz, | Teléfonos móviles: Sony Ericsson (K, W series); Siemens y Benq (serie x65 y posterior); LG Arena; Texas Instruments OMAP1710, OMAP1610, OMAP1611, OMAP1612, OMAP-L137, OMAP-L138; Qualcomm MSM6100, MSM6125, MSM6225, MSM6245, MSM6250, MSM6255A, MSM6260, MSM6275, MSM6280, MSM6300, MSM6500, MSM6800; Freescale i.MX21, i.MX27, Atmel AT91SAM9, NXP Semiconductors LPC3000, GPH Wiz, NEC C10046F5-211-PN2-A SoC – núcleo en la ATi Hollywood GPU usada en la Wii,Starlet. Samsung S3C2412 usado en Squeezebox Duet's Controller. Squeezebox Radio; NeoMagic MiMagic Family MM6, MM6+, MM8, MTV; Buffalo TeraStation Live (NAS); Telechips TCC7801, TCC7901;ZiiLABS' ZMS-05 SoC; Western Digital MyBook "I World Edition"; Rockchip RK2806 y RK2808. | |
ARMv5TE | ARM996HS | Procesador sin reloj, como ARM966E-S | sin cachés, TCMs, MPU | |||
ARM10E | ARMv5TE | ARM1020E | Segmentación de 6 fases, Thumb, Mejora de instrucciones DSP, (VFP) | 32 KB/32 KB, MMU | ||
ARM1022E | ARM1020E | 16 KB/16 KB, MMU | ||||
ARMv5TEJ | ARM1026EJ-S | Thumb, Jazelle DBX, Mejora de instrucciones DSP, (VFP) | variable, MMU o MPU | Western Digital MyBook "II World Edition";Conexant so4610 y so4615 ADSL SoC | ||
XScale | ARMv5TE | 80200/IOP310/IOP315 | Procesador E/S, Thumb, Mejora de instrucciones DSP | |||
80219 | 400/600 MHz | Thecus N2100 | ||||
IOP321 | 600 BogoMips @ 600 MHz | Iyonix | ||||
IOP33x | ||||||
IOP34x | 1–2 núcleos, Acelerador de RAID | 32K/32K L1, 512K L2, MMU | ||||
PXA210/PXA250 | Procesador de aplicaciones, Segmentación de 7 fases | PXA210: 133 y 200 MHz, PXA250: 200, 300, and 400 MHz | Zaurus SL-5600, iPAQ H3900, Sony CLIÉ NX60, NX70V, NZ90 | |||
PXA255 | 32KB/32KB, MMU | 400 BogoMips @ 400 MHz; 371–533 MIPS @ 400 MHzPlantilla:Cita web | Gumstix basix & connex, Palm Tungsten E2, Zaurus SL-C860, Mentor Ranger & Stryder, iRex ILiad | |||
PXA263 | 200, 300 y 400 MHz | Sony CLIÉ NX73V, NX80V | ||||
PXA26x | default 400 MHz, más de 624 MHz | Palm Tungsten T3 | ||||
PXA27x | Procesador de Aplicaciones | 32 KB/32 KB, MMU | 800 MIPS @ 624 MHz | Gumstix verdex,"Trizeps-Modules" PXA270 COM, HTC Universal, HP hx4700, Zaurus SL-C1000, 3000, 3100, 3200, Dell Axim x30, x50, and x51 series, Motorola Q, Balloon3, Trolltech Greenphone, Palm TX(312MHz), Motorola Ezx Platform A728, A780, A910, A1200, E680, E680i, E680g, E690, E895, Rokr E2, Rokr E6, Fujitsu Siemens LOOX N560, Toshiba Portégé G500, Trēo 650-755p, Zipit Z2, HP iPaq 614c Business Navigator. | ||
PXA800(E)F | ||||||
PXA3XX (nombre en clave "Monahans") | 32KB/32KB L1, TCM, MMU | 1000 MIPS @ 1.25 GHz | Samsung Omnia | |||
PXA900 | Blackberry 8700, Blackberry Pearl (8100) | |||||
IXC1100 | Procesador de control de vuelo | |||||
IXP2400/IXP2800 | ||||||
IXP2850 | ||||||
IXP2325/IXP2350 | ||||||
IXP42x | NSLU2 IXP460/IXP465 | |||||
ARM11 | ARMv6 | ARM1136J(F)-SPlantilla:Cita web | Segmentación de 8 etapas, SIMD, Thumb, Jazelle DBX, (VFP), Mejora de instrucciones DSP | variable, MMU | 740 @ 532–665 MHz (i.MX31 SoC), 400–528 MHz | Texas Instruments OMAP2420 (Nokia E90, Nokia N93, Nokia N95, Nokia N82), Zune, BUGbase[2], Nokia N800, Nokia N810, Qualcomm MSM7200 (con coprocesador ARM926EJ-S@274 MHz, usado en Eten Glofiish, HTC TyTN II, HTC Nike), Freescale i.MX31 (del Zune original de 30 GB, Toshiba Gigabeat S y Kindle DX), Freescale MXC300-30 (Nokia E63, Nokia E71, Nokia 5800, Nokia E51, Nokia 6700 Classic, Nokia 6120 Classic, Nokia 6210 Navigator, Nokia 6220 Classic, Nokia 6290, Nokia 6710 Navigator, Nokia 6720 Classic, Nokia E75, Nokia N97, Nokia N81), Qualcomm MSM7201A visto en los HTC Dream, HTC Magic, Motorola Z6, HTC Hero, & Samsung SGH-i627 (Propel Pro), Qualcomm MSM7227 usado en ZTE Link,Plantilla:Cita webPlantilla:Cita web |
ARMv6T2 | ARM1156T2(F)-S | Segmentación de 9 etapas, SIMD, Thumb-2, (VFP), Mejora de instrucciones DSP | variable, MPU | |||
ARMv6KZ | ARM1176JZ(F)-S | ARM1136EJ(F)-S | variable, MMU+TrustZone | Apple iPhone (EDGE y 3G), Apple iPod touch (1ra y 2da generación), Conexant CX2427X, Motorola RIZR Z8, Motorola RIZR Z10, NVIDIA GoForce 6100;Plantilla:Cita web Telechips TCC9101, TCC9201, TCC8900, Fujitsu MB86H60, Samsung S3C6410 (ej. Samsung Omnia II, Samsung Moment, SmartQ 5), S3C6430Plantilla:Cita web, y el Qualcomm MSM7627 visto en el Palm Pixi y el Motorola Calgary/Devour | ||
ARMv6K | ARM11 MPCore | As ARM1136EJ(F)-S, 1–4 core SMP | variable, MMU | Nvidia APX 2500 | ||
Familia | Versión de arquitectura | Núcleo | Características | Caché (I/D)/MMU | MIPS efectivos @ MHz | Campo de aplicación |
Cortex | ARMv7-A | Cortex-A5 | VFP, NEON, Jazelle RCT and DBX, Thumb-2, Segmentación de 8 fases, 1–4 núcleos SMP | variable (L1), MMU+TrustZone | Más de 1500 (1.5 DMIPS/MHz) | "Sparrow" (nombre en clave)<ref name=eetimes-A5>Plantilla:Cita web<ref name="swift-sparrow">Plantilla:Cita web<ref name="pcmag-mwc09">Plantilla:Cita web |
Cortex-A8 | VFP, NEON, Jazelle RCT, Thumb-2, Segmentación Superscalar de 13 etapas | variable (L1+L2), MMU+TrustZone | Más de 2000 (2.0 DMIPS/MHz de reloj desde 600 MHz hasta más de 1 GHz) | Texas Instruments serie OMAP3xxx, SBM7000, Oregon State University OSWALD, Gumstix Overo Earth, Pandora, Apple iPhone 3GS, Apple iPod touch (3rd Generation), Apple iPad (SoCApple A4), Apple iPhone 4 (Soc Apple A4 , fabricado por Samsung e Intrensity), Archos 5, FreeScale i.MX51-SOC, BeagleBoard, Motorola Milestone, Motorola Milestone X, Palm Pre, Samsung Omnia HD, Samsung Wave S8500 (Hummingbird), Samsung i9000 Galaxy S (Hummingbird), Sony Ericsson Satio, Touch Book, Nokia N900, Meizu M9, ZiiLABS ZMS-08 SoC. | ||
Qualcomm Scorpion | GPU Adreno 200, VFPv3, NEON, Jazelle RCT, Thumb-2, Segmentación Superscalar de 13 etapas, | variable (L1+L2), MMU+TrustZone | Más de 2000 (2.0 DMIPS/MHz de reloj desde 1 GHz hasta más de 1,5 GHz dual core) | Toshiba TG01, HTC Desire, Google Nexus One, HTC EVO 4G, HTC Incredible, HTC Scorpion, HTC HD2, HTC HD7 | ||
Cortex-A9 | Perfil de aplicaciones, (VFP), (NEON), Jazelle RCT y DBX, Thumb-2, Out-of-order speculative issue superscalar | MMU+TrustZone | 2.5 DMIPS/MHz | |||
Cortex-A9 MPCore | Cortex-A9, 1–4 núcleos SMP | MMU+TrustZone | 10,000 DMIPS @ 2 GHz optimizados en TSMC 40G (Doble núcleo) (2.5 DMIPS/MHz por núcleo) | Texas Instruments OMAP4430/4440, ST-Ericsson U8500, Nvidia Tegra2, Qualcomm Snapdragon 8X72 PlayStation Vita | ||
ARMv7-R | Cortex-R4(F) | Perfil Embebido, Thumb-2, (FPU) | variable caché, MPU opcional | 600 DMIPS @ 475 MHz | Broadcom, TMS570 from Texas Instruments | |
ARMv7-ME | Cortex-M4 (nombre en clave "Merlin")<ref name="merlin">Plantilla:Cita web | Perfil microcontrolador, Thumb y Thumb-2, FPU. MAC, SIMD e instrucciones divididas. | MPU opcional. | 1.25 DMIPS/MHz | ||
ARMv7-M | Cortex-M3 | Perfil microcontrolador, Thumb-2 únicamente. Reparto de instrucciones por Hardware. | sin caché, MPU opcional. | 125 DMIPS @ 100 MHz | Texas Instruments Stellaris microcontroller family, ST Microelectronics STM32, NXP Semiconductors LPC1700, Toshiba TMPM330FDFG, Ember's EM3xx Series, Atmel AT91SAM3, Europe Technologies EasyBCU, Energy Micro's EFM32, Actel's SmartFusion | |
ARMv6-M | Cortex-M0 (nombre en clave "Swift")<ref name="swift">Plantilla:Cita web | Perfil microcontrolador, Thumb-2 subset (instrucciones 16-bit Thumb & BL, MRS, MSR, ISB, DSB, and DMB). | Sin caché. | 0.9 DMIPS/MHz | NXP Semiconductors NXP LPC1100,<ref name="swift-nxp">Plantilla:Cita web Triad Semiconductor,http://www.triadsemi.com/services/arm-powered-vcas/ Melfas,Cortex-M0 used in low power touch controller Chungbuk Technopark,http://www.design-reuse.com/news/22137/arm-cortex-m0-processor.html Nuvoton,http://translate.google.co.uk/translate?hl=en&sl=zh-TW&u=http://www.nuvoton.com/hq/enu/NewsAndEvents/News/MediaCoverage/20091005.htm austriamicrosystems,http://www10.edacafe.com/nbc/articles/view_article.php?articleid=752000 Rohmhttp://www.arm.com/about/newsroom/rohm-licenses-arm-cortex-m0-processor.php | |
Cortex-M1 | FPGA targeted, Microcontroller profile, Thumb-2 subset (instrucciones 16-bit Thumb & BL, MRS, MSR, ISB, DSB, and DMB). | Sin | Más de 136 DMIPS @ 170 MHz"ARM Extends Cortex Family with First Processor Optimized for FPGA", ARM press release, March 19, 2007. Retrieved April 11, 2007. (0.8 DMIPS/MHz,"ARM Cortex-M1", ARM product website. Retrieved April 11, 2007. MHz achievable FPGA-dependent) | Actel ProASIC3, ProASIC3L, IGLOO and Fusion PSC devices, Altera Cyclone III, otros productos FPGA están soportados, por ejemplo: Synplicity
ARM Extends Cortex Family with First Processor Optimized for FPGA. | ||
Familia | Versión de Arquitectura | Núcleo | Características | Caché (I/D)/MMU | MIPS efectivos @ MHz | Campo de Aplicación |
Referencias: http://es.wikipedia.org/wiki/ARM